It has a wide bandwidth, differential sample and hold analog input amplifier, and supports a variety of user selectable input ranges. The integrated reference voltage source can simplify the design. The duty cycle stabilizer can be used to compensate for the fluctuation of ADC clock duty cycle, so that the converter can maintain excellent performance. ADC output data format is parallel 1.8 V CMOS or LVDS (DDR)
-
[ CXAD3350 ]"
目录
7.相关产品
产品概述 返回TOP
CXAD3350是一款16位、125MSPS模数转換器(ADC}旨在支持需要高性能、低成本、小尺 寸且具多功能性的通信应用。这款ADC内核采 用多级、差分流水线架构,并集成了输出纠错 逻辑。它具有宽带宽,差分采样保持模拟输入 放大器,支持用户可选的各种输入范围。集成 基准电压源可简化设计。占空比稳定器可用来 补偿ADC时钟占空比的波动,使转换器保持出 色的性能。ADC输出数据格式为并行1.8 V CMOS或LVDS (DDR)
产品特点 返回TOP
信噪比(SNR): 79.OdBFS
(70 MHz, 125MSPS)
无杂散动态范围(SFDR): 93 dBc
(70 MHz, 125MSPS)
低功耗;373 mW(125 MSPS)
1.8 V CMOS或LVDS输出电源
1至8整数输入时钟分频器
LFCSP-48
应用范围 返回TOP
通信
多模式数字接收机(3G)
GSM, EDGE, WCDMA. LTE. CDMA2000,WiMAX,TD-SCDMA
智能天线系统
通用软件无线电
技术规格书(产品PDF) 返回TOP
需要详细的PDF规格书请扫一扫微信联系我们,还可以获得免费样品以及技术支持!
产品封装图 返回TOP
a
电路原理图 返回TOP
相关芯片选择指南 返回TOP 更多同类产品......
模数转换器AD converter/DA converter |
|||||||||
Part Number |
Function |
Resolution |
Input Voltage |
DNL |
INL |
Gain Error |
Offset Error |
Power Consumption |
Package |
模数转换器 |
16 Bits |
0.3~3.6 V |
-1~1.25 LSB |
±4.5 LSB |
±2.5%FSR |
±0.25%FSR |
392 mW |
LFCSP-48 |
|
模数转换器 |
16 Bits |
0.3~3.6 V |
±1.3 LSB |
±0.7 LSB |
±2.5%FSR |
±0.65%FSR |
777 mW |
LFCSP-64 |
|
数模转换器 |
16 Bits |
/ |
±2.1 LSB |
±3.7 LSB |
-3.2~4.7%FSR |
±0.001%FSR |
1815 mW |
LFCSP-72 |
|
数模转换器 |
14 Bits |
/ |
±0.8 LSB |
±1.3 LSB |
5.5%FSR |
/ |
1160 mW |
160-ball-BGA |
|
数模转换器 |
16 Bits |
/ |
±2.0 LSB |
±4.0 LSB |
±2%FSR |
±0.001%FSR |
355 mW |
LFCSP-72 |
|
数模转换器 |
16 Bits |
/ |
±2.0 LSB |
±4.0 LSB |
±2%FSR |
±0.001%FSR |
440 mW |
LFCSP-72 |
|
I/Q调制器 |
/ |
/ |
0.8 LSB |
1.3 LSB |
±10%FSR |
/ |
1800 mW |
100引脚TQFP_EP |