Product information query
Products News
首页 > Products > MCU Memory ADC Clock  > MCU > General Purpose MCU >The CXEP2341L electricity meter systems-on-chip (SoC) integrate dual 32-bit processors for demanding single-phase metering applications with 128KB or 64KB flash, 8KB RAM, and a single-cycle
The CXEP2341L electricity meter systems-on-chip (SoC) integrate dual 32-bit processors for demanding single-phase metering applications with 128KB or 64KB flash, 8KB RAM, and a single-cycle

The CXEP2341L electricity meter systems-on-chip (SoC) integrate dual 32-bit processors for demanding single-phase metering applications with 128KB or 64KB flash, 8KB RAM, and a single-cycle 32 x 32 + 64 multiplier. A low-power metering mode allows metering in the presence of neutral disconnect tampering. The low-power, dedicated compute engine (CE) handles high-rate metrology processing and a 32-bit MPU core handles other application functions including communications and display control.

The CXEP2341L electricity meter systems-on-chip (SoC) integrate dual 32-bit processors for demanding single-phase metering applications with 128KB or 64KB flash, 8KB RAM, and a single-cycle
Manual
Ordering

Ordering

Product introduction

目录

1.产品概述       2.产品特点     d8G嘉泰姆

3.应用范围       4.技术规格书下载(PDF文档)d8G嘉泰姆

5.产品封装       6.电路原理图  d8G嘉泰姆

7.相关产品d8G嘉泰姆

   产品概述 返回TOPd8G嘉泰姆


The CXEP2341L electricity meter systems-on-chip (SoC) integrate dual 32-bit processors for demanding single-phase metering applications with 128KB or 64KB flash, 8KB RAM, and a single-cycle 32 x 32 + 64 multiplier. A low-power metering mode allows metering in the presence of neutral disconnect tampering. The low-power, dedicated compute engine (CE) handles high-rate metrology processing and a 32-bit MPU core handles other application functions including communications and display control.

   产品特点 返回TOPd8G嘉泰姆


Single ADC Offers High-Accuracy Performance and Cost-Effective Solutiond8G嘉泰姆

Supports Up to 5 Multiplexed Inputsd8G嘉泰姆

0.1% (typ) Wh Accuracy over 2000:1 Current Ranged8G嘉泰姆

Dual-Core Architecture Improves System Performanced8G嘉泰姆

Dedicated 32-bit DSP Core for High-Rate Metrology Processingd8G嘉泰姆

32-Bit RISC MPU, 10 MIPS (at 10MHz)d8G嘉泰姆

Highly Integrated Product Features and Flexible Peripherals Support Broad Application Needsd8G嘉泰姆

128KB (M1) or 64KB (M1L) Flash, 8KB SRAMd8G嘉泰姆

Supports Current Transformers or Shunts for Current Measurementd8G嘉泰姆

RTC with Hardware Temperature Compensationd8G嘉泰姆

Digital Temperature Compensation for Metrologyd8G嘉泰姆

45Hz to 65Hz Line Frequency Ranged8G嘉泰姆

Phase Compensation (10)d8G嘉泰姆

Four Pulse Outputsd8G嘉泰姆

LCD Controller Supports Up to 39 Segment Drivers and Up to Six Common Planesd8G嘉泰姆

Two PWM Channels with Programmable Frequency, Duty Cycle, Ramp Timed8G嘉泰姆

Five General-Purpose Timersd8G嘉泰姆

Touch Switch Inputd8G嘉泰姆

SPI (Master and Slave)d8G嘉泰姆

I2C (Master and Slave)d8G嘉泰姆

3x UARTs (One with Optical Encoder)d8G嘉泰姆

Small 64-Pin LQFP Package Saves Board Spaced8G嘉泰姆

Low-Power Operation Extends Battery Lifed8G嘉泰姆

Enables Metering Mode Operation During Neutral Disconnect Tamperingd8G嘉泰姆

5.6mA Consumption at 3.3V in Typical Metering Moded8G嘉泰姆

1.6mA Typical Current Consumption at 3.3V in Low-Power Metering Moded8G嘉泰姆

1.75μA Typical Sleep Mode Currentd8G嘉泰姆

   应用范围 返回TOPd8G嘉泰姆


Residential Metersd8G嘉泰姆

   技术规格书(产品PDF) 返回TOP d8G嘉泰姆


     需要详细的PDF规格书请扫一扫微信联系我们,还可以获得免费样品以及技术支持!d8G嘉泰姆

 QQ截图20160419174301.jpgd8G嘉泰姆

产品封装图 返回TOPd8G嘉泰姆


ad8G嘉泰姆

电路原理图 返回TOPd8G嘉泰姆


ad8G嘉泰姆

相关芯片选择指南 返回TOP                          更多同类产品......


Electricity Metering ICsd8G嘉泰姆

Part Numberd8G嘉泰姆

Phased8G嘉泰姆

Internal d8G嘉泰姆

Flash(KB)d8G嘉泰姆

Internal d8G嘉泰姆

RAM(KB)d8G嘉泰姆

Analog Inputd8G嘉泰姆

Sensor Inputs   (Current+Voltage)d8G嘉泰姆

MCU MIPSd8G嘉泰姆

RTCd8G嘉泰姆

LCD Driverd8G嘉泰姆

Pixels(max)d8G嘉泰姆

GPIOd8G嘉泰姆

UARTsd8G嘉泰姆

CXEP2324d8G嘉泰姆

3Pd8G嘉泰姆

                 

CXEP2325d8G嘉泰姆

3Pd8G嘉泰姆

                 

CXEP2326d8G嘉泰姆

1Pd8G嘉泰姆

                 

CXEP2327d8G嘉泰姆

3Pd8G嘉泰姆

                 

CXEP2328d8G嘉泰姆

1Pd8G嘉泰姆

64d8G嘉泰姆

7d8G嘉泰姆

Singleendd8G嘉泰姆

2SE + 1d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

128 (32x4)d8G嘉泰姆

12d8G嘉泰姆

2d8G嘉泰姆

CXEP2328Ad8G嘉泰姆

1Pd8G嘉泰姆

64d8G嘉泰姆

7d8G嘉泰姆

Singleendd8G嘉泰姆

2SE + 1d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

128 (32x4)d8G嘉泰姆

12d8G嘉泰姆

2d8G嘉泰姆

CXEP2329d8G嘉泰姆

3Pd8G嘉泰姆

64d8G嘉泰姆

7d8G嘉泰姆

Singleendd8G嘉泰姆

3SE + 3d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

168 (42x4)d8G嘉泰姆

22d8G嘉泰姆

2d8G嘉泰姆

CXEP2329Ad8G嘉泰姆

3Pd8G嘉泰姆

64d8G嘉泰姆

7d8G嘉泰姆

Singleendd8G嘉泰姆

3SE + 3d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

168 (42x4)d8G嘉泰姆

22d8G嘉泰姆

2d8G嘉泰姆

CXEP2330d8G嘉泰姆

3Pd8G嘉泰姆

64d8G嘉泰姆

7d8G嘉泰姆

Singleendd8G嘉泰姆

3SE + 3d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

 

8d8G嘉泰姆

1d8G嘉泰姆

CXEP2331Ad8G嘉泰姆

1P/2Pd8G嘉泰姆

128d8G嘉泰姆

4d8G嘉泰姆

Singleendd8G嘉泰姆

2SE + 2d8G嘉泰姆

10d8G嘉泰姆

Yesd8G嘉泰姆

156 (39x4)d8G嘉泰姆

22d8G嘉泰姆

2d8G嘉泰姆

CXEP2331Bd8G嘉泰姆

1P/2Pd8G嘉泰姆

256d8G嘉泰姆

4d8G嘉泰姆

Singleendd8G嘉泰姆

2SE + 2d8G嘉泰姆

10d8G嘉泰姆

Yesd8G嘉泰姆

156 (39x4)d8G嘉泰姆

22d8G嘉泰姆

2d8G嘉泰姆

CXEP2332Ad8G嘉泰姆

1P/2Pd8G嘉泰姆

128d8G嘉泰姆

4d8G嘉泰姆

Differentiald8G嘉泰姆

2D + 2d8G嘉泰姆

10d8G嘉泰姆

Yesd8G嘉泰姆

268 (67x4)d8G嘉泰姆

43d8G嘉泰姆

2d8G嘉泰姆

CXEP2332Bd8G嘉泰姆

1P/2Pd8G嘉泰姆

256d8G嘉泰姆

4d8G嘉泰姆

Differentiald8G嘉泰姆

2D + 2d8G嘉泰姆

10d8G嘉泰姆

Yesd8G嘉泰姆

268 (67x4)d8G嘉泰姆

43d8G嘉泰姆

2d8G嘉泰姆

CXEP2333Ad8G嘉泰姆

3Pd8G嘉泰姆

128d8G嘉泰姆

4d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

10d8G嘉泰姆

Yesd8G嘉泰姆

228 (57x4)d8G嘉泰姆

39d8G嘉泰姆

2d8G嘉泰姆

CXEP2333Bd8G嘉泰姆

3Pd8G嘉泰姆

128d8G嘉泰姆

4d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

10d8G嘉泰姆

Yesd8G嘉泰姆

228 (57x4)d8G嘉泰姆

39d8G嘉泰姆

2d8G嘉泰姆

CXEP2334Ad8G嘉泰姆

3Pd8G嘉泰姆

128d8G嘉泰姆

4d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

10d8G嘉泰姆

Yesd8G嘉泰姆

300 (75x4)d8G嘉泰姆

52d8G嘉泰姆

2d8G嘉泰姆

CXEP2334Bd8G嘉泰姆

3Pd8G嘉泰姆

256d8G嘉泰姆

4d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

10d8G嘉泰姆

Yesd8G嘉泰姆

300 (75x4)d8G嘉泰姆

52d8G嘉泰姆

2d8G嘉泰姆

CXEP2335Ad8G嘉泰姆

1Pd8G嘉泰姆

32d8G嘉泰姆

3d8G嘉泰姆

Differentiald8G嘉泰姆

2D + 1d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

222 (37x6)d8G嘉泰姆

30d8G嘉泰姆

2d8G嘉泰姆

CXEP2335Bd8G嘉泰姆

1Pd8G嘉泰姆

64d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

2D + 1d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

222 (37x6)d8G嘉泰姆

30d8G嘉泰姆

2d8G嘉泰姆

CXEP2335Cd8G嘉泰姆

1Pd8G嘉泰姆

128d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

2D + 1d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

222 (37x6)d8G嘉泰姆

30d8G嘉泰姆

2d8G嘉泰姆

CXEP2336Ad8G嘉泰姆

1P/2Pd8G嘉泰姆

64d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

2D + 2d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

336 (56x6)d8G嘉泰姆

51d8G嘉泰姆

2d8G嘉泰姆

CXEP2336Bd8G嘉泰姆

1P/2Pd8G嘉泰姆

128d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

2D + 2d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

336 (56x6)d8G嘉泰姆

51d8G嘉泰姆

2d8G嘉泰姆

CXEP2337Ad8G嘉泰姆

3Pd8G嘉泰姆

64d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

336 (56x6)d8G嘉泰姆

51d8G嘉泰姆

2d8G嘉泰姆

CXEP2337Bd8G嘉泰姆

3Pd8G嘉泰姆

128d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

336 (56x6)d8G嘉泰姆

51d8G嘉泰姆

2d8G嘉泰姆

CXEP2337Cd8G嘉泰姆

3Pd8G嘉泰姆

128d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

336 (56x6)d8G嘉泰姆

51d8G嘉泰姆

2d8G嘉泰姆

CXEP2337Dd8G嘉泰姆

3Pd8G嘉泰姆

64d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

336 (56x6)d8G嘉泰姆

51d8G嘉泰姆

2d8G嘉泰姆

CXEP2338Ad8G嘉泰姆

3Pd8G嘉泰姆

64d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

 

29d8G嘉泰姆

1d8G嘉泰姆

CXEP2338Bd8G嘉泰姆

3Pd8G嘉泰姆

64d8G嘉泰姆

5d8G嘉泰姆

Differentiald8G嘉泰姆

4D + 3d8G嘉泰姆

5d8G嘉泰姆

Yesd8G嘉泰姆

 

29d8G嘉泰姆

1d8G嘉泰姆

CXEP2339d8G嘉泰姆

1Pd8G嘉泰姆

                 

CXEP2340d8G嘉泰姆

1P ,3Pd8G嘉泰姆

0d8G嘉泰姆

0d8G嘉泰姆

Differentiald8G嘉泰姆

2Dd8G嘉泰姆

   

300(50x6)d8G嘉泰姆

70d8G嘉泰姆

0d8G嘉泰姆

CXEP2341d8G嘉泰姆

1P/2Pd8G嘉泰姆

64d8G嘉泰姆

8d8G嘉泰姆

Differentiald8G嘉泰姆

2D + 2d8G嘉泰姆

10d8G嘉泰姆

Yesd8G嘉泰姆

156(39x4) d8G嘉泰姆

190(38X5)d8G嘉泰姆

222(37x6)d8G嘉泰姆

39d8G嘉泰姆

3d8G嘉泰姆

CXEP2342d8G嘉泰姆

1P/2Pd8G嘉泰姆

128d8G嘉泰姆

8d8G嘉泰姆

Differentiald8G嘉泰姆

2D + 2d8G嘉泰姆

10d8G嘉泰姆